# 3.2 算术逻辑单元

# 3.2.1 单元电路

- 1. 寄存器
  - 8D 锁存器
  - 三态锁存器
- 2. 移位寄存器

# 3.2.2 算术逻辑单元ALU

# 1. 4位ALU —— 74181



| 74181的运算功能  |                    |                |                   |
|-------------|--------------------|----------------|-------------------|
| 操作选择        | 遊                  | 宜              | 功 能               |
|             | M=1                | M=0            |                   |
| S3 S2 S1 S0 | 逻辑运算               | Cn=1 无进位       | Cn=0 有进位          |
| 0000        | F=A                | F=A            | F=A fm 1          |
| 0 00 1      | F=A+B              | F=A+B          | F= (A+B) 加1       |
| 0010        | F=AB               | F=A+B          | F= (A+B) 加1       |
| 0011        | F=0                | F= in 1        | F=0               |
| 0100        | F=AB               | F=A M AB       | F=A 加 AB 加 1      |
| 0101        | $F = \overline{B}$ | F= (A+B) fm AB | F= (A+B) 加AB加1    |
| 0110        | F=A ⊕ B            | F=A in B in 1  | F=A in € B        |
| 0111        | F=AB               | F=AB in≰ 1     | $F=A\overline{B}$ |
| 1 000       | F=A+B              | F=A M AB       | F=A 加 AB 加 1      |
| 1 00 1      | F=A + B            | F=A fin B      | F=A 加 B 加 1       |
| 1010        | F=B                | F= (A+B) fm AB | F= (A+B) 加AB加1    |
| 1011        | F=AB               | F=AB in€ 1     | F=AB              |
| 1100        | F=1                | F=2A           | F=A 加 A 加 l       |
| 1101        | F=A+B              | F= (A+B) m A   | F= (A+B) 加A 加1    |
| 1110        | F=A+B              | F= (A+B) fm A  | F= (A+B) 加A加1     |
| 1111        | F=A                | F=A io€ 1      | F=A               |

#### 2. 级联工作





由74181和74182构成组内组间均并行进位的16位ALU

#### ALU

将加减器、乘法器、除法器、移位器、与/或/ 非/异或逻辑部件、计数器、求补器等集合在 一起构成ALU。 7



## 例如:



## 3.2.3 运算器的结构

#### 1. 定点运算器的组成

## ❖基本组成包括:

- 算术逻辑运算单元ALU:核心部件,实现算术运算和逻辑运算
- 暂存器:用来存放参与计算的数据及运算结果,它 只对硬件设计者可见,即只被控制器硬件逻辑控制 或微程序所访问
- 通用寄存器堆:用于存放程序中用到的数据,它可以被软件设计者所访问。
- 内部总线: 用于连接各个部件的信息通道。
- 其他可选电路

#### 1. 定点运算器的组成

- ❖ 设计定点运算器,如何确定各部件的功能和组织方式 是关键,这取决于以下几个方面:
  - 指令系统
  - 机器字长
  - 机器数及其运算原理
  - 体系结构
- 单总线结构运算器
- 双总线结构运算器
- 三总线结构运算器

## 单总线、双总线、三总线结构运算器



#### 单总线、双总线、三总线结构运算器

除了图中所表示的结构外,还有其他类似的连接形式。

#### 需要强调的是:

- 总线总是分时工作的,即在任何时刻只允许传送一个部件的信号。也就是说任何时侯只允许一个器件将其信号输出加到总线上。多于一个器件必然引起总线竞争。
- 同一个功能部件一次只能做一件事。如ALU可以完成加、减、与、或等多种功能。但某一时刻只能完成一种功能,做加法时不可能同时做与运算。
- 在双总线及三总线结构的运算器中需要多端口器件。

#### 单总线结构运算器(1)

单总线运算器的结构形式2: ALU+2个暂存器

- - (Ri) →LA;
  - (Rj) → IB, ALU运算, 结果→LC;
  - (LC) →Rk;



#### 单总线结构运算器(2)

单总线运算器的结构形式1: ALU+2个暂存器

- ❖ (Ri) θ (Rj) →Rk: 需要3步
  - (Ri) →LA;
  - (Rj) →LB;
  - ALU运算,结果→Rk



## 双总线结构运算器(1)

双总线运算器的结构形式1: ALU+1个暂存器

(Ri) θ (Rj) → Rk: 需要2步
(Pi) → IR1 (Pi) → IR2 AUII

(Ri)→IB1, (Rj)→ IB2, ALU
 运算,结果→LC;

• (LC) →Rk;



#### 双总线结构运算器(2)

双总线运算器的结构形式2: ALU+1个暂存器

- ◆ (Ri) θ (Rj) → Rk: 需要2步
  - (Ri) →LA
  - (Rj) → IB2, ALU运算, IB1→Rk;



#### 三总线结构运算器



必须指出的是,在分析某一种运算器的运算过程和通路时,一个基本的原则就是在一个CPU周期(一步)内,某条总线上的数据必须是唯一的,且不能保留(至下一个CPU周期)。

## 3.2.3 运算器的结构

- 2. 标志寄存器、标志位
- ❖标志寄存器:又称为状态寄存器。
  - 用来保存ALU操作结果的某些状态。
  - 不同CPU,标志寄存器中包含的标志也不尽相同。
- ❖最基本的5种运算结果标志:
  - ZF: 结果为零标志,

$$ZF = F_n + F_{n-1} + \dots + F_0$$

- ・运算结果为全0, ZF置1
- ・运算结果不全为0, ZF置0。
- CF: 进位/借位标志位,CF标志只对无符号数运算 有意义
  - ·加法运算时: C=1则CF置1 (表示有进位), 否则置0:

 $CF = ADD \bullet C + SUB \bullet C$ 

#### 2. 标志寄存器、标志位

- OF: 溢出标志,反映有符号数加减运算所得结果是 否溢出; OF标志只对带符号数运算有意义。
  - ・运算溢出: 0F=1
  - ·运算没有溢出: 0F=0

 $OF = C \oplus C'$ 

- SF: 符号标志,记录运算结果的符号,=运算结果的最高位。
   SF = F<sub>n</sub>
  - 在现代微机中, 有符号数采用补码表示法
  - •运算结果为正数时, SF=0, 为负数SF=1。
- PF奇偶标志: 反映运算结果中"1"的个数的奇偶性
  - ・ 当结果操作数中"1"的个数为偶数: PF=1
  - ・ 当结果操作数中 "1"的个数为奇数: PF=0。

$$\mathbf{PF} = \mathbf{F_n} \oplus \mathbf{F_{n-1}} \oplus ..... \oplus \mathbf{F_0}$$

## 一种简化的计算机结构图

• 计算机简单框图



# 本章作业-3

第13题

注:本次作业与下次作业一起交